引用本文:李兰英,沈艳红.UPFC控制器IP设计[J].电力系统保护与控制,2010,38(11):104-108.
.[J].Power System Protection and Control,2010,38(11):104-108
【打印本页】   【下载PDF全文】   查看/发表评论  【EndNote】   【RefMan】   【BibTex】
←前一篇|后一篇→ 过刊浏览    高级检索
本文已被:浏览 3759次   下载 2466 本文二维码信息
码上扫一扫!
分享到: 微信 更多
UPFC控制器IP设计
李兰英,沈艳红1
哈尔滨理工大学计算机科学与技术学院,黑龙江 哈尔滨 150080
摘要:
针对统一潮流控制器(UPFC)的物理模型控制系统实现时要求频率跟踪电网、幅值和相位连续可调的关键技术问题,采用现场可编程门阵列(FPGA)的设计方法,给出了UPFC物理模型控制系统的FPGA解决方案。阐述了其软硬件设计思想和方法,利用Altera公司的EDA开发工具Quartus II,采用开关损耗最小脉宽调制(PWM)方法设计了一个基于Avalon总线接口的统一潮流控制器的IP核,给出了UPFC IP核的功能及其结构,对调制波幅值和相位设置、调制波寻址、数据查找及幅值计算等子模块进行了详细描述,并利用S
关键词:  统一潮流控制器  现场可编程门阵列  开关损耗最小脉宽调制  IP核  仿真
DOI:10.7667/j.issn.1674-3415.2010.11.022
分类号:
基金项目:
Abstract:
Key words:  
  • 1
X关闭
  • 1
X关闭